プログラム可能なICの破片XC3S400-5FGG456C - XILINX - SPARTAN-3 FPGA家族の電子部品
高いライト: |
ICの集積回路、プログラム可能なICの破片 |
---|
速い細部:
スパルタ式3 FPGA家族
記述:
システム内プログラム可能なゲート・アレーのSpartan®-3系列はとりわけ大量、費用に敏感な消費者電子適用の必要性を満たすように設計されている。8人の家族は表1.に示すように50,000から5,000,000のシステム ゲートに、及ぶ密度を提供する。
論理資源の量、内部RAMの容量、I/Osの総数、および性能の全面的なレベルを高めることによる、また時計の管理機能を改善することによるより早いスパルタ式IIE家族の成功のスパルタ式3家族の造り。多数の強化はVirtex®-IIのプラットホームの技術から得る。高度の加工技術と結合されるこれらのスパルタ式3 FPGAの強化は前に可能だったより1ドルあたりより多くの機能性そして帯域幅を提供し、プログラム可能な論理工業の新しい標準を置く。
特別に安価のために、スパルタ式3のFPGAsは広帯域アクセス、家のネットワーキング、表示/投射およびデジタル テレビ機器を含む家電の適用の広い範囲に理想的に、適する。
スパルタ式3家族は覆うべき優秀な代わりプログラムされてである。FPGAsは慣習的の高いイニシャル コスト、長い開発サイクルおよび固有の柔軟性のなさを避ける。また、FPGAのプログラム可能性は必要なハードウェア取り替え無しで分野不可能性の設計改善をとの可能にする。
適用:
•大量の、消費者志向の適用のための低価格の、高性能論理の解決
•密度74,880個までの論理の細胞
•SelectIO™インターフェイス シグナリング
•633までの入力/出力ピン
•入力/出力ごとの622+ Mb/sのデータ転送率
•18の片端接地信号の標準
•LVDS、RSDSを含む8つの差動入力/出力の標準
•ディジタル式のインピーダンスによる終了
•1.14Vから3.465Vまで及ぶ信号の振動
•二重データ転送速度(DDR)サポート
•DDRのDDR2 SDRAMサポート333までMb/s
•論理資源
•シフト レジスタの機能の豊富な論理の細胞
•広く、速い多重交換装置
•速い先読みは論理を運ぶ
•専用されていた18 x 18の乗数
•IEEE 1149.1/1532と互換性があるJTAGの論理
•SelectRAM™の階層的な記憶
•総ブロックのRAMの1,872までKbits
•総分散RAMの520までKbits
•デジタル時計のマネージャー(4までDCMs)
•時計の斜めの除去
•頻度統合
•高リゾリューション段階の転移
•8つの全体的な時計ラインおよび豊富な旅程
•Xilinx ISE®およびWebPACK™のによって十分に支えられてソフトウエア開発システム
•MicroBlaze™およびPicoBlaze™プロセッサ、PCI®、PCI Express®の管の終点および他のIPの中心
•Pbなしの包装の選択
•自動車スパルタ式3 XA家族の変形
指定:
データ用紙 | スパルタ式3 FPGAのデータ用紙 |
製品教育モジュール | 延長スパルタ式3A FPGA家族 |
標準パッケージ | 60 |
部門 | 集積回路(IC) |
家族 | 埋め込まれて- FPGAs (システム内プログラム可能なゲート・アレー) |
シリーズ | Spartan®-3 |
実験室/CLBsの数 | 896 |
論理素子/細胞の数 | 8064 |
総RAMビット | 294912 |
I /Oの数 | 264 |
ゲートの数 | 400000 |
電圧-供給 | 1.14 V | 1.26ボルト |
タイプの取付け | 表面の台紙 |
実用温度 | 0°C | 85°C |
パッケージ/場合 | 456-BBGA |
製造者装置パッケージ | 456-FBGA (23x23) |