プログラム可能なICの破片XC3S1200E-5FGG320C- XILINX - SPARTAN-3E FPGA家族
高いライト: |
ICの集積回路、プログラム可能なICの破片 |
---|
速い細部:
スパルタ式3E FPGA家族
記述:
システム内プログラム可能なゲート・アレー(FPGAs)のSpartan®-3Eの系列はとりわけ大量、費用に敏感な消費者電子適用の必要性を満たすように設計されている。5メンバー家族は表1.に示すように100,000から1.6百万のシステム ゲートに、及ぶ密度を提供する。
かなり論理の細胞1個あたりのコストを削減する入力/出力ごとの論理の量を高めることによるより早いスパルタ式3家族の成功のスパルタ式3E家族の造り。新しい特徴はシステム パフォーマンスを改善し、構成のコストを削減する。高度の90 nmの加工技術と結合されるこれらのスパルタ式3E FPGAの強化は前に可能だったより1ドルあたりより多くの機能性そして帯域幅を提供し、プログラム可能な論理工業の新しい標準を置く。
特別に安価のために、スパルタ式3EのFPGAsは広帯域アクセス、家のネットワーキング、表示/投射およびデジタル テレビ機器を含む家電の適用の広い範囲に理想的に、適する。
スパルタ式3E家族は覆うべき優秀な代わりプログラムされてである。FPGAsは慣習的の高いイニシャル コスト、長い開発サイクルおよび固有の柔軟性のなさを避ける。また、FPGAのプログラム可能性は必要なハードウェア取り替え無しで分野不可能性の設計改善をとの可能にする。
適用:
•非常に安価、大量の、消費者志向の適用のための高性能論理の解決
•証明された高度の90ナノメーターの加工技術
•複数の電圧、multi-standard SelectIO™インターフェイス ピン
•376までの入力/出力ピンか156の差分信号の組
•LVCMOS、LVTTL、HSTLおよびSSTL片端接地信号の標準
•3.3V、2.5V、1.8V、1.5Vおよび1.2Vシグナリング
•入力/出力ごとの622+ Mb/sのデータ転送率
•本当LVDS、RSDS、ミニLVDS、差動HSTL/SSTL差動入力/出力
•高められた二重データ転送速度(DDR)サポート
•DDR SDRAMサポート333までMb/s
•豊富で、適用範囲が広い論理資源
•密度任意シフト レジスタまたは分散RAMサポートを含む33,192個までの論理の細胞、
•有効で広い多重交換装置、広い論理
•速い先読みは論理を運ぶ
•任意パイプラインとの高められた18 x 18の乗数
•IEEE 1149.1/1532 JTAGの/港をデバッグするためプログラミング
•階層的なSelectRAM™の記憶建築
•速いブロックのRAMの648までKbits
•有効な分散RAMの231までKbits
•8人までのデジタル時計のマネージャー(DCMs)
•時計の斜めの除去(遅れのロックされた ループ)
•頻度統合、乗法、分割
•高解像段階の転移
•広い周波数範囲(5つのMHzへの300以上のMHz)
•豊富な低ゆがみの旅程と装置の各半分ごとの8個の付加的な時計と8個の全体的な時計、
•業界標準のプロムへの構成インターフェイス
•低価格、スペース節約SPI連続抜け目がないPROM
•x8かx8/x16平行抜け目がないPROM
•JTAGの低価格のXilinx®のプラットホームのフラッシュ
•Xilinx ISE®およびWebPACK™完全なソフトウェア
•MicroBlaze™およびPicoBlazeによって埋め込まれるプロセッサの中心
•完全に準拠した32 /64ビット33のMHzのPCIサポート(ある装置の66のMHz)
•低価格QFPおよびBGAの包装の選択
•共通の足跡は容易な密度移動を支える
•Pbなしの包装の選択
•利用できるXAの自動車版
指定:
データ用紙 | スパルタ式3E FPGA家族 |
プロダクト写真 | PK071-320 |
標準パッケージ | 84 |
部門 | 集積回路(IC) |
家族 | 埋め込まれて- FPGAs (システム内プログラム可能なゲート・アレー) |
シリーズ | Spartan®-3E |
実験室/CLBsの数 | 2168 |
論理素子/細胞の数 | 19512 |
総RAMビット | 516096 |
I /Oの数 | 250 |
ゲートの数 | 1200000 |
電圧-供給 | 1.14 V | 1.26ボルト |
タイプの取付け | 表面の台紙 |
実用温度 | 0°C | 85°C |
パッケージ/場合 | 320-BGA |
製造者装置パッケージ | 320-FBGA (19x19) |